Применение ПЛИС для моделирования логики функционирования бортовой радиоэлектронной аппаратуры космических аппаратов
Автор: Недорезов Дмитрий Александрович, Пичкалев Александр Валерьевич, Красненко Сергей Сергеевич, Непомнящий Олег Владимирович
Журнал: Сибирский аэрокосмический журнал @vestnik-sibsau
Рубрика: Авиационная и ракетно-космическая техника
Статья в выпуске: 1 (53), 2014 года.
Бесплатный доступ
Описаны способ и устройство для микропрограммной отработки и испытаний радиоэлектронной аппаратуры, основанные на эмуляции логики функционирования объекта испытаний в программируемых логических интегральных схемах. Рассмотрены способы программной и аппаратной имитации отсутствующих составляющих процесса испытаний. Исследованы особенности разработки бортовой радиоэлектронной аппаратуры космических аппаратов с применением технологий имитации аппаратуры. Описан подход к разработке программного обеспечения для поддержки процесса автоматизации отработки и испытаний составляющих космических аппаратов. Предложен инновационный метод мутационного тестирования радиоэлектронной аппаратуры с применением моделирования на основе программируемых логических интегральных схем и языков описания аппаратуры.
Отработка, испытания, радиоэлектронная аппаратура, моделирование, эмуляция, плис, наземный отладочный комплекс
Короткий адрес: https://sciup.org/148177236
IDR: 148177236 | УДК: 629.78.054:621.396.018
Application FPGA for modelling of logic of functioning of spacecraft onboard radio-electronic equipment
The way and the device for microprocessor working off and tests of the radio-electronic equipment, the logicians of functioning of object of tests based on FPGA are described. Software and hardware methods of imitation of test process missing parts are considered. Development features of spacecraft onboard radio-electronic equipment with hardware emulation technologies are investigated. The approach to working out of the software for maintenance of process of automation of working off and tests of making space vehicles is described. The innovational method of Hardware mutation testing with apply of field-programmable gate arrays and hardware description languages is offered.